查看: 1106|回复: 1
收起左侧

【CH32V307VCT6】通信端口之音频接口IIS/I2S介绍

[复制链接]

  离线 

  • TA的每日心情
    飞起
    2022-10-5 00:04
  • 签到天数: 2 天

    [LV.1]

    发表于 2022-3-4 22:32:41 | 显示全部楼层 |阅读模式

    有人预言,RISC-V或将是继Intel和Arm之后的第三大主流处理器体系。欢迎访问全球首家只专注于RISC-V单片机行业应用的中文网站

    您需要 登录 才可以下载或查看,没有帐号?立即注册

    x
    音频接口I2S



    【I2S简介】
    I2S(Inter-IC Sound)飞利浦公司为数字音频设备之间的音频数据传输而制定的一种总线标准。

    I2S有3个主要信号:
    1.串行时钟SCLK,位时钟(BCLK),即对应数字音频的每一位数据,SCLK都有1个脉冲。SCLK的频率=2×采样频率×采样位数。

    2. 帧时钟LRCK,也称
    (WS),用于切换左右声道的数据。LRCK为“1”表示正在传输的是右声道的数据,为“0”则表示正在传输的是左声道的数据。LRCK的频率等于采样频率。

    3.串行数据SDATA,就是用二进制补码表示的音频数据。

    有时为了使系统间能够更好地同步,还需要另外传输一个信号MCLK,称为主时钟,也叫系统时钟(Sys Clock),是采样频率的256倍或384倍。

    4.串行数据(SD)

      I2S格式的信号无论有多少位有效数据,数据的最高位总是出现在LRCK变化(也就是一帧开始)后的第2个SCLK脉冲处。这就使得接收端与发送端的有效位数可以不同。如果接收端能处理的有效位数少于发送端,可以放弃数据帧中多余的低位数据;如果接收端能处理的有效位数多于发送端,可以自行补足剩余的位。这种同步机制使得数字音频设备的互连更加方便,而且不会造成数据错位。







    上一篇:【WCH官方】CH32V307评估板 (LQFP100 144MHZ)
    下一篇:关于CH32V103C8T6和CH32V307VCT6的延时函数区别---延时差异
    RISCV作者优文
    全球首家只专注于RISC-V单片机行业应用的中文网站
    回复

    使用道具 举报

    高级模式
    B Color Image Link Quote Code Smilies

    本版积分规则

    关闭

    RISC-V单片机中文网上一条 /2 下一条


    版权及免责声明|RISC-V单片机中文网 |网站地图

    GMT+8, 2024-4-24 12:50 , Processed in 1.428258 second(s), 43 queries .

    快速回复 返回顶部 返回列表