离线
TA的每日心情 | 慵懒 2021-7-27 09:25 |
---|
签到天数: 57 天 [LV.5]
|
有人预言,RISC-V或将是继Intel和Arm之后的第三大主流处理器体系。欢迎访问全球首家只专注于RISC-V单片机行业应用的中文网站
您需要 登录 才可以下载或查看,没有帐号?立即注册
x
本帖最后由 小飞飞 于 2020-8-10 16:12 编辑
2018年月 24 日 -27 日,全球芯片设计及半导体知识产权(IP)领域内最负盛名的“设计自动化大会(DAC)”将在旧金山举行,每年的 DAC 都吸引了来自全球的 EDA 工具厂商、IP 厂商和芯片设计师参加。作为该项活动的第 55 届,组委会公布本届大会为一些新的技术扩展了展览面积并新增了研讨话题,包括人工智能与机器学习、汽车和物联网等等。
但是值得大家关注的还有一个新的领域:RISC-V 开源硬件。
谷歌、高通、三星、华为、特斯拉……随着越来越多的行业巨头加入 RISC-V 基金会(RISC-V Foundation),RISC-V 架构的行业认可度快速提升,基于该架构的新兴产品和解决方案开始在市场中不断涌现。
而 RISC-V 社群在第 55 届 DAC 大会上的表现将会再次引起行业的高度关注,此次 RISC-V 基金会将与其成员公司 Imperas Software、Microsemi、SiFive、Syntacore, UltraSoC 及 Western Digital 在 2638 号展位上向芯片设计行业介绍其最新的技术与生态建设进展。
北京华兴万邦管理咨询有限公司首席分析师刘朝晖表示:“RISC-V 生态在第 55 届 DAC 定会引起广泛的关注,这是因为 RISC-V 开源硬件的价值已经不再仅仅是节省 NRE 和授权费用了,一些领先的芯片设计公司开始利用 RISC-V ISA 指令架构定义和实现自己的芯片特性,已在市场中形成独有的差异化优势。这是 Microsemi 和 Western Digital 等公司已经用实际产品证明过的一条创新之道。”
在此次 DAC 大会前,RISC-V 社群中的许多成员已经在不断为行业带来新的亮点和热点。
UltraSoC 和 Imperas 于 6 月 21 日联合宣布:双方将达成一项广泛的合作,为多核系统级芯片(SoC)开发人员提供结合了嵌入式分析技术和虚拟平台技术的强大组合。
根据协议条款,UltraSoC 将把 Imperas 开发环境的关键元素纳入其提供的工具中,从而为设计人员提供一个统一的系统级预处理和后处理芯片开发流程,显著地缩减了产品开发时间和整体开发成本。
通过结合半导体知识产权(IP)和相关软件,UltraSoC 提供行业领先的独立片上监测、分析和调试技术。
Imperas 首创的虚拟平台方法使得软件开发人员能尽早启动 SoC 项目的相关开发工作,并提供一系列调试工具为开发人员提供系统全局视角。
将两家公司提供的技术结合起来可创造一个强大的、带有一个通用软件调试环境的集成化设计流程,为项目发展提供平稳过度。
北京华兴万邦管理咨询有限公司高级分析师陈皓表示:“就在刚刚过去的这个五月,RISC-V 生态在全球多地迎来了一次集中式的爆发,多项行业活动在世界不同地方如火如荼开展,并得到了行业内外的广泛关注,蓬勃发展前景一览无余。无论 RISC-V 生态最终走向何方,2018 年的 5 月是芯片设计领域内值得记住的一个月份。”
让我们先将目光聚焦至西班牙巴塞罗那。5 月 7-10 日,第 8 届 RISC-V 研讨会在巴塞罗那举行,谷歌、IBM、英伟达、恩智浦、西部数据、UltraSoC、SiFive、Microsemi 等一众 RISC-V 领域的翘楚企业参加会议。
该会议吸引了数百名与会者,从大企业、初创企业到学术机构和普通爱好者,皆踊跃参加。
UltraSoC 作为目前唯一一家提供 RISC-V 跟踪解决方案的公司以及本次活动的赞助商,其首席执行官 Rupert Baines 携首席技术官、销售和工程代表等 6 名成员参与活动。
会议期间,UltraSoC 首席技术官 Gajinder Panesar 发表了主题演讲,对 UltraSoC 领导的 RISC-V 规范调试工作组(Debug Working Group)及 UltraSoC 的跟踪解决方案进行了介绍。
此外,UltraSoC 还在其展位上演示了基于 SiFive 和 Andes 内核的运行控制和指令跟踪案例,吸引大量观众驻足交流和观看。
UltraSoC 的 RISC-V 处理器跟踪解决方案从今年 2 月开始已经全面供货,这是业界首款商用 RISC-V 处理器跟踪 IP 产品,也是 RISC-V 生态系统中关键的推动性技术。
除了作为一种独立的 IP 模块来集成至 UltraSoC 的 SoC 架构中,UltraSoC 还提供各种不同的打包选择项来使 RISC-V 设计人员快速上手并实现运转,而无须将 UltraSoC 用于其他功能。
处理器跟踪功能支持对程序的行为进行详细的、逐条指令式的查看,它于系统开发人员而言是一项关键需求。
UltraSoC 的 RISC-V 跟踪编码器同时支持 32 位和 64 位 RISC-V 设计,IP 模块可以顺利地与 UltraSoC 产品组合的其他部分进行集成;
其所有产品均采用支持开放架构和业界标准架构方式,在 SoC 的核心部分设置自分析功能。
看过巴塞罗那的行业盛景,让我们再将视线转移至中国上海。
5 月 15 日,世界领先的商业 RISC-V 处理器 IP 提供商 SiFive 在上海举办首届(2018)技术研讨会,来自 SiFive、西部数据、Microsemi、灿芯半导体、UltraSoC 及中科院计算所在内的专家学者、行业精英齐聚一堂,共同对 RISC-V 技术发展趋势、生态系统、应用及原型芯片的快速定制展开深入探讨。该研讨会的举办,正值全球半导体产业联盟董事会在中国举办,UltraSoC 首席执行官 Rupert Baines 及其中国团队参加了该次研讨会。
|
上一篇: RISC-V彰显亚洲地区增长势头下一篇: SiFive将携行业领先的全新E2系列参加上海RISC-V Day
|