查看: 1120|回复: 0
收起左侧

晶心推出AndeStar V5处理器架构,隶属RISC-V阵营

[复制链接]
发表于 2020-7-20 18:24:06 | 显示全部楼层 |阅读模式

有人预言,RISC-V或将是继Intel和Arm之后的第三大主流处理器体系。欢迎访问全球首家只专注于RISC-V单片机行业应用的中文网站

您需要 登录 才可以下载或查看,没有帐号?立即注册

x
本帖最后由 小飞飞 于 2020-8-10 15:28 编辑

宣布推出新一代 AndeStar V5 处理器架构,其支持 64 位处理器,以及目前业界十分关注的 RISC-V 指令集架构,使开放、精简、模块化及可扩充的 RISC-V 架构正式进入主流系统单芯片(SoC)应用, 除拓展 RISC-V 生态系统外,也助力 SoC 设计公司缩短产品上市时程。

AndeStar V5处理器.png

晶心科技总经理林志明表示,RISC-V 是新兴的开源处理器基础架构技术 / 标准,特色包括指令集精简模块化、易于 / 允许扩充,以促进生态系快速成长。 目前已有许多大型公司加入 RISC-V 基金会,像是 Google、微软(Microsoft)、高通(Qualcomm)、联发科等。

林志明进一步说明,对 IC 设计公司而言,生态系的建构是发展关键,而近来能见度高的 RISC-V 生态系正不断成长茁壮。 看好 RISC-V 未来成长潜力,该公司不仅成为 RISC-V 基金会创始会员,更发展出以 RISC-V 为基础的新一代 V5 架构,将 RISC-V 纳入商用主流 CPU IP 设计,拓展 RISC-V 生态系。

据悉,AndeStar V5 不但将 RISC-V 兼容性完全纳入,同时也具备晶心多种扩充架构。 包含:晶心独创的指令集,可使程序代码减少 10%,降低芯片代码储存成本;客制化指令(ACE),让客户制定应用加速的指令;优化的中断处理,能大幅减少实时(Real-time)中断处理的时间;以及对程序堆栈的硬件保护机制— StackSafe,提升除错效率。

而以 V5 为基础的 32 位 N25 与 64 位 NX25 AndesCore 处理器,在台积电 28nm HPC 制程之下,操作频率可超过 1GHz,提供不低于 2.8 DMIPS/MHz 与 3.4 CoreMark/MHz 的高性能, 逻辑闸数更可分别低至 30K 及 50K。 因此,N25 及 NX25 非常适合网络、储存及人工智能(AI)等需高速控制的各种应用。

RISC-V 的生态系统正快速崛起,林志明提到,目前 RISC-V 的发展仍处于起步阶段,但其成长十分快速,未来 RISC-V 与 Arm 架构的关系,或许会像是安卓(Android)和 ios 一样,两者都有拥护者, 也都有各自的庞大生态系。
本篇完

相信自已,未来是自已创造的。
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

关闭

RISC-V单片机中文网上一条 /2 下一条



版权及免责声明|RISC-V单片机中文网

GMT+8, 2026-1-19 20:41 , Processed in 0.148377 second(s), 33 queries .

快速回复 返回顶部 返回列表