查看: 1300|回复: 0
收起左侧

西部数据新发两款自主RISC-V核心:免费开放

[复制链接]

  离线 

  • TA的每日心情
    拍拍
    2022-6-27 11:09
  • 签到天数: 25 天

    [LV.4]

    发表于 2021-3-18 17:02:59 | 显示全部楼层 |阅读模式

    有人预言,RISC-V或将是继Intel和Arm之后的第三大主流处理器体系。欢迎访问全球首家只专注于RISC-V单片机行业应用的中文网站

    您需要 登录 才可以下载或查看,没有帐号?立即注册

    x
    本帖最后由 sky 于 2021-3-18 17:02 编辑

    说起西部数据,大家第一个想到的肯定是硬盘,但其实在CPU处理器领域,西数也是钻研颇深,2018年底就发布了基于RISC-V指令集的自主通用架构SweRV、开源的SweRV指令集模拟器(ISS),并向第三方芯片厂商开放。

    西数SweRV是一种32位顺序执行架构,双路超标量设计,9级流水线,支持SMT同步多线程。

    第一个版本Swe Core EH1采用台积电28nm工艺制造,运行频率高达1.8GHz,模拟性能可达4.9 CoreMark/MHz,略高于ARM A15。

    国内芯片技术交流-西部数据新发两款自主RISC-V核心:免费开放risc-v单片机中文社区(1)


    今天,西数发布了两款新的SweRV核心产品SweRV Core EH2、SweRV Core EL2,都属于微控制器专用CPU。

    SweRV Core EH2基本架构不变,工艺升级为台积电16nm FinFET造,以获得性能、功耗、面积的最佳平衡,模拟性能提升29%达到6.3 CoreMark/MHz,内核面积缩小39%仅为0.067平方毫米。

    它依然可用于SSD控制器等领域,而更强的性能、更小的面积使其应用潜力更大。

    国内芯片技术交流-西部数据新发两款自主RISC-V核心:免费开放risc-v单片机中文社区(2)


    SweRV Core EL2是一个超级精简版,还是32位顺序架构、16nm工艺,但改成单路超标量、4级流水线、单线程,内核面积只有区区0.023平方毫米,性能约3.6 CoreMarks/MHz。

    它主要用于取代控制器SoC中的时序逻辑、状态机,它们都必须尽可能的小。

    西数表示,EH1、EH2、EL2核心都会在近期出现在大量产品中,但没有透露具体名单(或许自家SSD主控?),而这些核心都会继续对外开放,以壮大RISC-V的生态。

    国内芯片技术交流-西部数据新发两款自主RISC-V核心:免费开放risc-v单片机中文社区(3)


    此外,西数还发布了基于以太网OminXtend的缓存一致性技术的硬件参考设计,开发者可引入自己的芯片设计中,比如GPU、FPGA、机器学习加速器等等。

    西数已将此设计交给芯片联盟(Chips Alliance),后者今后将负责OmniXtend协议的进一步开发。

    国内芯片技术交流-西部数据新发两款自主RISC-V核心:免费开放risc-v单片机中文社区(4)

    国内芯片技术交流-西部数据新发两款自主RISC-V核心:免费开放risc-v单片机中文社区(5)

    国内芯片技术交流-西部数据新发两款自主RISC-V核心:免费开放risc-v单片机中文社区(6)







    上一篇:专家:RISC-V指令集在中国有可能成功 技术层面上已比较成熟
    下一篇:前高通工程师打造全球首款RISC-V区块链芯片
    RISCV作者优文
    全球首家只专注于RISC-V单片机行业应用的中文网站
    回复

    使用道具 举报

    高级模式
    B Color Image Link Quote Code Smilies

    本版积分规则

    关闭

    RISC-V单片机中文网上一条 /2 下一条



    版权及免责声明|RISC-V单片机中文网 |网站地图

    GMT+8, 2024-4-26 19:54 , Processed in 0.830648 second(s), 48 queries .

    快速回复 返回顶部 返回列表