查看: 1871|回复: 0
收起左侧

RISC-V架构是否支持中断嵌套?

[复制链接]

  离线 

  • TA的每日心情
    奋斗
    2021-3-3 12:32
  • 签到天数: 10 天

    [LV.3]

    发表于 2020-8-23 20:44:36 | 显示全部楼层 |阅读模式

    有人预言,RISC-V或将是继Intel和Arm之后的第三大主流处理器体系。欢迎访问全球首家只专注于RISC-V单片机行业应用的中文网站

    您需要 登录 才可以下载或查看,没有帐号?立即注册

    x
    本帖最后由 皋陶 于 2020-8-26 15:14 编辑

    不支持。


            对于RISC-V架构而言,进入异常之后,mstatus寄存器中的MIE域将会被硬件自动更新成0(意味着中断全局被关闭,从而无法响应新的中断)。


    退出中断后,MIE域才被硬件自动恢复成中断发生之前的值(通过MPIE域得到)。从而再次全局打开中断。


            由此可见,一旦响应中断进入异常模式后,中断被全局关闭再无法响应新的中断,因此RISC-V架构定义的硬件机制默认无法支持中断嵌套行为。

    本篇完,感谢关注:RISC-V单片机中文网




    上一篇:RISC-V指令集介绍 - 整数基本指令集
    下一篇:RISC-V:控制与状态寄存器(CSR)
    RISCV作者优文
    全球首家只专注于RISC-V单片机行业应用的中文网站
    回复

    使用道具 举报

    高级模式
    B Color Image Link Quote Code Smilies

    本版积分规则

    关闭

    RISC-V单片机中文网上一条 /2 下一条



    版权及免责声明|RISC-V单片机中文网 |网站地图

    GMT+8, 2024-4-19 15:53 , Processed in 0.789973 second(s), 45 queries .

    快速回复 返回顶部 返回列表