小飞飞 发表于 2020-7-15 11:29:19

Andes RISC-V CON 11/8北京登场 聚焦RISC-V最新应用

【台湾新竹】2018 年 11 月 5 日— 32/64 位嵌入式 CPU 核心供货商晶心科技将于 11 月 8 日在北京中关村领创空间举办「Andes RISC-V CON」,除了将介绍晶心 AndeStar™ V5 高效处理器核心最新系列产品,还邀请到 RISC-V 基金会执行总监 Rick O’Connor,分享「RISC-V ISA & Foundation Overview」,谈谈基金会对于 RISC-V 的布局。中国 RISC-V 产业联盟秘书长滕岭则将代表联盟对大会发表祝贺,并分享产业联盟共同发展 RISC-V 产业的战略与邀请。

除此之外,会议一开始将由晶心科技总经理林志明和技术长苏泓萌分别以「Unleashing Chip Design Barrier With RISC-V」和「Comprehensive RISC-V Solutions for Diversified SoCs」为题,聚焦 RISC-V 为 IC 设计所带来的革命性发展。这次会议还邀请到许多来自芯片设计公司、FPGA 厂等专业讲者:Imagination 销售总监王强主讲「Imagination PowerVR GPU & AI Solution」;Inside Secure 大中华区总经理官恒治则从安全切入,主讲「Security Solutions of RISC-V」;京微齐力 CEO 王海力博士主讲「新型异构可编程计算芯片技术展望」;RT-Thread CEO 熊谱翔由物联网的角度出发主讲「RT-Thread 助力 RISC-V IoT 发展」;最后由 Imperas 的 VP Marketing Kevin McDermott 主讲「Cycle Approximate Timing Simulation of Andes RISC-V Processors」。

另外,北京清华大学教授、深鉴科技联合创始人汪玉博士将担任座谈会主持人,与晶心科技技术长苏泓萌、Inside Secure 大中华区总经理官恒治、京微齐力应用工程总监潘勇以及中国科学院信息工程研究所研究员兼 CNRV 双周简报主笔宋威等专家,一同谈谈「Is RISC-V Ready for Your Design?」。

RISC-V 是加州柏克利大学起草的一个开放式的指令集架构(ISA),其特点是精简、可模块化、可扩充,而其弹性及开放式架构的特性已带动生态系快速的成长。在 RISC-V 基金会成立之后,RISC-V ISA 在 CPU 领域引起高度瞩目,目前已有多家大型系统公司及 IC 设计公司加入 RISC-V 阵营共同推动 RISC-V 技术继续的发展。由于 RISC-V 精简、可扩展的架构,相当适合物联网、人工智能、服务器、通信等等多项新兴热门应用,配合具有爆发成长潜能的生态系,未来发展不可限量。

https://upload.semidata.info/new.eefocus.com/article/image/2018/11/05/5be0070f77df4-thumb.jpg

本篇完

页: [1]
查看完整版本: Andes RISC-V CON 11/8北京登场 聚焦RISC-V最新应用